投稿一覧に戻る
ザインエレクトロニクス(株)【6769】の掲示板 〜2015/04/27
-
19466
>>19445
65nmに関して;
最近のLSIは 最少20nm程度から最大数ミクロンまで いろいろな寸法ルールの製造技術で作られています。 先端DRAMや先端フラッシュメモリ インテルなどで作っている先端LOGIC LSIを除き、最少ルールではなく、65nmや100nmなど、必要に応じた寸法のルールで作られます。一般に寸法ルールが大きいほど、プロセスの製造コストが安くなります。 ただそれだけのことです。
今回65nmが使われたのは、私の推測ですが、先端に結構近いルールで、低電圧動作などにも対応でき、原理の検証にちょうど良かったから、ではないでしょうか。
今後の応用では、先端のLOGICから汎用の安いLOGICにまで使われるようになるでしょうから、先端では20nm近辺、安価な汎用品では例えば100nm程度の寸法ルールで作られるようになるでしょう。
八咫 2013年9月30日 00:07
>>19444
スミマセン。単純に65nというプロセス依存が無いのか気になっただけです。なぜ時代遅れのプロセスで評価したのかと。帯域も少し狭いですし、あとリファレンス回路無しに、という部分がシックリこないので。まぁこの辺が説明出来るのは中の人だけですけど。もし汎用技術としてIPを様々なプラットフォームに供給出来るなら、莫大な利益を得るのは明らかだと思います。